活動安排 |
|
時間 |
專題名稱 |
主要內(nèi)容 |
|
13:00~13:30 簽到 |
13:30 |
14:30 |
專題1 新ARM技術(shù)和嵌入式技術(shù)發(fā)展動態(tài) |
1、嵌入式技術(shù)發(fā)展現(xiàn)狀
2、ARM體系結(jié)構(gòu)
3、ARM異常處理
4、ARM開發(fā)和調(diào)試
5、培訓(xùn)課程介紹
|
|
本專題主講老師:李老師 嵌入式系統(tǒng)設(shè)計專家,ARM ATC授權(quán)培訓(xùn)講師,具有7年嵌入式設(shè)計經(jīng)驗,主要從事硬件、底層驅(qū)動以及操作系統(tǒng)的開發(fā)設(shè)計。擁有多處理器平臺的開發(fā)經(jīng)驗,對于操作系統(tǒng)移植,嵌入式硬件電路設(shè)計及驅(qū)動等有豐富的實戰(zhàn)經(jīng)驗。從事過工業(yè)通訊如Ethernet,CAN,USB等的研發(fā)工作。另外對于軟件架構(gòu)的設(shè)計有深入的經(jīng)驗。
|
|
休息交流10分鐘 |
14:40 |
15:40 |
專題2 TMS320C6000 DSP高級技術(shù)以及應(yīng)用 |
本專題在介紹TMS320C6000系列DSP軟硬件架構(gòu)的容基礎(chǔ)上,本專題將會重點介紹C6000DSP關(guān)鍵技術(shù),CCS使用,BIOS操作系統(tǒng)關(guān)核心技術(shù),DMA外設(shè)的技術(shù)與使用,線性匯編優(yōu)化代碼等。專題要點:
1、TMS320 C6000系列DSP的關(guān)鍵技術(shù),包括哈佛總線,多MAC,流水,多線程等內(nèi)容。
2、CCS的使用
3、BIOS核心技術(shù),包括HWI,SWI,TASK等的調(diào)度。
4、DMA關(guān)鍵外設(shè)的使用
5、線性匯編優(yōu)化代碼等。
6、現(xiàn)場編程演示與問題交流。
|
|
本專題主講老師:牛老師 自動化專業(yè)博士,知名大學(xué)副研究員,8年數(shù)字信號處理的相關(guān)開發(fā)經(jīng)驗,具有豐富的數(shù)字信號處理(DSP)開發(fā)經(jīng)驗,包括數(shù)字信號處理,采集,編程,優(yōu)化相關(guān)外圍設(shè)備的開發(fā)經(jīng)驗。曾在華為公司工作3年,從事WCDMA基站數(shù)字基帶ASIC芯片的開發(fā),具有豐富的項目開發(fā)經(jīng)驗與組織管理能力。 |
|
休息交流10分鐘 |
15:50 |
16:50 |
專題3 FPGA系統(tǒng)設(shè)計的主要思路和方法初探 |
本專題從FPGA系統(tǒng)的應(yīng)用領(lǐng)域和選型出發(fā),在分析當(dāng)今FPGA技術(shù)及其新發(fā)展的基礎(chǔ)上,將介紹典型FPGA系統(tǒng)的設(shè)計流程,講解使用FPGA進行邏輯設(shè)計和系統(tǒng)架構(gòu)設(shè)計上的一些原則和注意事項,就一些常見問題進行解析。專題要點:
1、FPGA的適用領(lǐng)域及選型
2、FPGA系統(tǒng)設(shè)計典型流程
3、FPGA邏輯設(shè)計方法—引入ASIC的設(shè)計方法
4、FPGA設(shè)計的常用技巧
5、FPGA系統(tǒng)設(shè)計中的對與錯
|
|
本專題主講老師:陸老師 具有六年FPGA系統(tǒng)及邏輯設(shè)計經(jīng)驗,并長期就職于跨國集成電路公司核心研發(fā)團隊,擔(dān)任系統(tǒng)工程師,豐富的FPGA/ASIC系統(tǒng)設(shè)計及板級設(shè)計經(jīng)驗,熟悉FPGA系統(tǒng)的分析,調(diào)試,設(shè)計與驗證。 |
|
16:50~17:10 現(xiàn)場抽獎活動
|